飞凌嵌入式作为全志科技生态认证合作伙伴,率先推出FET153-S全国产核心板。
FET153-S核心板基于全志面向工业领域推出的T153处理器开发设计。T153配备3路千兆以太网接口、2路CAN-FD接口和Local Bus,支持高吞吐量网络连接,满足复杂数据驱动型应用需求。此外,T153还提供10路UART、24路GPADC、6路TWI接口、30路PWM等接口,这些接口为多样化应用提供灵活性。核心板整板均采用工业级国产元器件,核心板与底板采用邮票孔连接,为您提供更牢固的连接方式。产品通过飞凌嵌入式实验室严苛的工业环境测试,为您的产品稳定性保驾护航;10~15年生命周期,为您的产品提供持续供应保障。
全志新一代高性能芯片
T153汇集了高性能4×Cortex-A7、CPU主频1.6GHz、独立的RISC-V MCU、支持安全启动、国密算法IP、Local Bus等,赋能工业、电力等行业应用。
资源丰富
ARM+RISC-V,多核异构
T153集成四核Cortex-A7、64位玄铁E907 RISC-V MCU,以同时满足高效能与实时性控制的需求,四核Cortex-A7有强大的数据处理能力,而RISC-V核又可以匹配对实时性要求较高的应用场景。
引脚全部引出
FET153-S核心板通过邮票孔+LGA连接器将CPU所有引脚引出,用户可根据特定应用场景灵活配置硬件,从而提升了处理器的适应性和定制能力,满足各个领域不同产品的不同功能需求。
支持并行总线Local Bus
支持并行总线Local Bus 16bit/32bit,数据读写速率高,方便ARM和FPGA通讯。
安全特性
丰富的显示能力
多样的显示方式支持RGB、LVDS、和MIPI DSI显示,RGB分辨率可达1920×1080@60fps,LVDS支持1920×1080@60fps,MIPI DSI分辨率可达1920×1200@60fps。
ISP提升图像质量
T153支持4-lane/2-lane MIPI CSI,集成的ISP最大支持2路sensor,处理能力可达1M@30fps online、2M@30fps offline。
开发板可信设计
开发板支持插装20Pin可信模组,方便验证可信方案。
持续更新的用户资料
全志T153系列核心板为用户提供了全面的开发资源,包括软件和硬件开发资料、常见问题手册、引脚复用对照表、硬件手册、测试例程以及底板原理图等。资料的完备性极大地简化了开发流程,使得产品开发更加高效便捷。
广泛的行业应用
FET153-S核心板物料100%国产化,核心板功能全面,在工业控制、电力、新能源、交通、医疗等多个行业,以其高性能、多接口、工业级等综合优势,加之飞凌嵌入式具备竞争力的价格优势及完备的售后技术支持,助力您的产品快速上市,走在行业前沿。
▊规格参数
FET153-S核心板基础参数 | |
|---|---|
CPU | 全志T153 |
ARM | 4×Cortex-A7,up to 1.6GHz |
RISC-V | E907,up to 600MHz |
GPU | G2D |
RAM | 256MB/512MB/1GB DDR3 |
ROM | 256MB/512MB NandFlash/8GB eMMC |
工作温度 | -40℃~+85℃ |
工作电压 | DC 5V |
连接方式 | 邮票孔+LGA(共引出185个引脚,邮票孔引脚间距为0.4mm,LGA封装引脚间距:0.47mm) |
操作系统 | Linux5.10+Qt5.15.8 |
系统烧写 | USB OTG |
FET153-S核心板功能参数 | ||||
|---|---|---|---|---|
功能 | 数量 | 参数 | ||
ParallelCSI | ≤1 | 支持8/10/12/16位宽,支持BT.656 up to 2-ch 720P@30fps and BT.1120 up to 2-ch 1080P@30fps,RAW up to 4-ch 720P@30fps | ||
MIPICSI | ≤2 | 支持的组合4-lane/2+2-lane,up to 1.0Gbit/sperlane | ||
MIPIDSI(1) | ≤1 | 支持4-laneMIPIDSI,up to 1920x1200@60fps,1.0Gbit/sperlane | ||
RGBLCD(1) | ≤1 | DE/SYNC模式,up to 1920x1080@60fps;RGB888,RGB666和RGB565像素格式 | ||
LVDS(1) | ≤2 | up to 1920×1080@60fps for duallink;Up to 1366×768@60fps for single-link | ||
SDIO | ≤2 | SMHC0,用于SD卡;SMHC1,用于SDIO接口,仅支持3.3V模式 | ||
Audio | ≤1 | 内置音频Codec,支持一路差分LINEOUT输出 | ||
IIS | ≤3 | 支持主/从模式,采样率8kHz到384kHz;I2S0/2支持4lane应用;I2S1支持2lane应用 | ||
DMIC | ≤1 | 支持8通道,采样率8kHz至48kHz | ||
OWAIN/OUT | ≤1 | 单线音频 | ||
USB2.0DRD | 1 | 支持主从,支持High-Speed,480Mbps | ||
USB2.0HOST | 1 | 只做主模式,支持High-Speed,480Mbps | ||
GMAC | ≤3 | 支持RMII/RGMII接口,支持速率10/100/1000Mbps | ||
CAN-FD | ≤2 | 支持CAN-FD(up to 64 data bytes),支持CAN2.0A与CAN2.0B | ||
LocalBus | ≤1 | 支持8/16/32位宽,最高100MHz总线时钟 | ||
SPI | ≤4 | 支持主/从模式,最高100MHz时钟;SPI0、SPI2、SPI3支持SPI模式;SPI1支持SPI模式与DBI模式 | ||
TWI | ≤5 | 兼容I2C标准,标准模式100kbit/s,快速模式400kbit/s | ||
UART(2) | ≤10 | 兼容行业标准16450/16550 | ||
GPADC | ≤24 | 12位采样分辨率,最大采样率1MHz;其中GPADC2有4个通道复用为TPADC | ||
TPADC | ≤1 | 4线电阻触摸,12bitSAR类型AD转换 | ||
PWM&PWMCS | ≤30 | PWM输出频率0~24MHz或0~100MHz;PWMCS输出频率0~4MHz,支持最大最小频率限制 | ||
LEDC | ≤1 | 控制LED灯,可编程输出高低宽度,数据数据可达800kbit/s | ||
IRTX | ≤1 | 红外输出 | ||
IRRX | ≤4 | 红外接收 | ||
GPIO | ≤140 | |||
注:表中参数为硬件设计或CPU理论值;
注(1):RGB,LVDS,MIPI-DSI有引脚复用关系,请阅读芯片数据手册或者引脚复用表格;
注(2):其中UART0用作调试串口,建议用户保留设计;
OK153-S开发板
核心板提供配套OK153-S开发板,核心板与底板采用邮票孔+LGA连接方式,将处理器的功能引脚以最便利的方式引出,并针对不同的功能做了深度优化,方便用户二次开发的同时简化用户设计,为您的项目提供良好的评估及设计依据。
OK153-S开发板功能参数 | ||||
|---|---|---|---|---|
功能 | 数量 | 参数 | ||
LCD(1) | 1 | RGB66618位,核心板可最高支持RGB88824位,最高支持1080p@60fps | ||
LVDS(1) | 1 | 双八位,最高支持1080P@60fps | ||
MIPIDSI(1) | 1 | 支持4lane,最高支持1080P@60fps,需要LVDS转MIPI转接板 | ||
Ethernet | 1 | 10/100/1000Mbps自适应,RJ-45接口 | ||
TYPE-C(DEBUG) | 1 | 将调试UART转换为USB引出,分别调试CPUX和RISC-V | ||
TYPE-C(USB0) | 1 | 原生USB0接口,支持OTG功能 | ||
USBHost | 3 | USB2.0,最高支持480Mbps,由集线器扩展 | ||
TF | 1 | 支持扩展存储和烧写操作系统 | ||
Camera | 2 | 2路2Lane MIPICSI,支持OV5645,此外可通过转接板,实现AHD转MIPICSI | ||
WiFi&BlueTooth(2) | 1 | 板载6221A-SRC、2.4G/5G双频Wi-Fi、BT5.0以及音频功能 Wi-Fi功能占用1路SDIO接口,BT功能占用1路UART接口,预留1路IIS供音频使用 | ||
GPADC | 4 | 1.8V电压,底板板载滑动变阻器方便测试 | ||
RTC | 1 | 板载CR2032电池,断电保持走时 | ||
Audio(2) | 2 | 包含了1个的四段式耳机接口,内置HP和MIC,1个单声道的SPEAKER接口 | ||
KEY | 3 | 包括了复位、烧写、GPIO按键 | ||
CAN-FD | 2 | 带防护电路的CAN-FD | ||
RS485 | 2 | 具有自动收发控制,并带防护电路 | ||
IR_RX | 1 | IR_RX,采样速率1MHz,64*8bits缓存 | ||
4G | 1 | MiniPCIE引出,支持EC20 | ||
LED | 2 | GPIO控制LED | ||
LEDC | 1 | 用于控制外部智能LED灯 | ||
SPI | 1 | 其与RJTAG,JTAG的信号存在复用关系 | ||
RJTAG | 1 | 2.54mm插针引出,与SPI3,JTAG的信号存在复用关系 | ||
JTAG | 1 | 2.54mm插针引出,与SPI3,RJTAG的信号存在复用关系 | ||
注:表中参数为硬件设计或CPU理论值。
注(1):LCD、MIPI-DSI和LVDS存在接口复用,只能三选一使用;
注(2):该两种功能使用同一路IIS;目前该IIS为AUDIO使用。